《半导体》携联电推新平台 智原大涨夺3线

智原表示,这款经过矽验证的GPHY采用了SAR ADC技术,提供卓越的PPA(功耗、性能及面积)优势,并使用进阶的数位讯号处理演算法,显著提高多埠时的讯噪比。针对网络、消费电子和工业自动化应用中,对高度整合SoC的需求不断增长,智原最新的GPHY主要在提升性能,同时加速产品开发。

智原28奈米4埠Gigabit乙太网路PHY与前一代的设计相比,每埠的功耗大幅降低了33%。此外,运用数位信号处理(DSP)技术搭配进阶的演算法,减少多埠网路间的讯号干扰,改善讯号品质,相较于智原40奈米4埠GPHY,讯噪比提高了1-2 dB。此GbE PHY仍支援业界的多种标准协议,它可以无缝整合联电的3.3V和1.8V I/O,适用于28HPC+低功耗SoC平台,确保卓越的功耗效率和性能。

智原营运长林世钦表示,智原已成功协助客户将多项网通ASIC专案导入量产。透过采用我们最新的GPHY解决方案,可以协助客户开发更低功耗和高性能的新一代乙太网路设备和系统。