《半导体》智原FPGA-Go-ASIC 抢进多元应用市场

智原营运长林世钦表示,相较于以LUT单元来实现逻辑设计电路的FPGA,采用标准元件的ASIC少了相对多余的电路,提供较高的效能且减少不必要的功耗。智原为客户降低整合风险以加速上市时程,加上智原的长期供货承诺,相信这个FPGA-Go-ASIC解决方案将协助客户无后顾之忧地抢占市场商机。

智原累积数十年SoC与IP经验,熟悉上亿闸级(gate-count)的高复杂度SoC设计与制程特性,搭配自有IP及Arm或RISC-V处理器,可快速整合并降低成本,有效率地将FPGA设计转换为ASIC晶片。由于ASIC的电路设计效率较高,采用较成熟制程即可达到系统所需的效能,例如将FinFET制程的FPGA转换至40奈米或28奈米;同时,智原IP客制化的能力可满足不同IP配置(configuration)的需求,将多个FPGA设计整合为单晶片ASIC,大幅降低系统BOM成本、晶片封装及PCB尺寸与功耗。