《半导体》智原影像介面IP 涵盖联电55奈米至22奈米制程

智原持续为ASIC服务与矽智财授权模式提供优异的影像介面解决方案,新发布的22奈米MIPI D-PHY IP提供低功耗0.8V工作电压版本,相较于先前的28奈米方案,功耗降低了12%,IP面积减少了10%,同时支援多个传输速率80Mbps至2.5Gbps的TX通道,特别适用于高解析或高帧率影片应用,为搭配各种不同接口的CIS模组输入,提供客制化的RX IO组合,以弹性的数据和时脉通道配置满足不同设备接口的需求。

智原的22奈米V-by-One HS PHY IP符合V-by-One HS V1.4/1.5标准,支援每通道600Mbps至4Gbps的传输速率;相较于28奈米V-by-One,22奈米的低功耗版本在0.8V操作电压下,功耗降低了20%,IP面积减少了30%。此外,这个IP支援数据加扰与CDR(时脉资料恢复)功能,可有效解决讯号扭曲(skew)的问题并降低EMI的影响。

智原营运长林世钦表示,智原持续投入高速影像介面解决方案,提供应用导向的设计服务,包含了多通道配置与IO介面组合等IP客制化服务,以及协助将设计无缝转移至其他制程。作为ASIC设计服务和IP解决方案的领先供应商,智原帮助客户简化研发工作,加快产品上市时间,掌握商机。