联电先进封装,抢了台积电大客户

如果您希望可以时常见面,欢迎标星收藏哦~

来源:内容来自经济日报,谢谢。

先进封装领域爆红,联电积极抢进并传出捷报,夺下高通高速计算(HPC)先进封装大单,将应用在AI PC、车用,以及现在正热的AI伺服器市场,甚至包括高频宽记忆体(HBM)整合。联电迎来业绩新动能之余,更打破先进封装市场由台积电独家掌握的态势。

联电不对单一客户回应,强调先进封装是公司积极发展的重点,并且会携手智原、矽统等子公司,加上记忆体供应伙伴华邦,携手打造先进封装生态系。

联电布局先进封装,目前在制程端仅供应中介层(Interposer),应用在RFSOI制程,对营收贡献相当有限。全球所有先进封装制程生意仍被台积电掌握,随着高通有意采用联电先进封装制程打造高速计算(HPC)芯片,等于为联电打开新生意,并打破先进封装市场由台积电独家掌握的态势。

知情人士透露,联电夺下高通先进封装大单,相关细节是高通正规画以半客制化的Oryon架构核心委托台积电先进制程量产,再将晶圆委托联电进行先进封装,预计将会采用联电的WoW Hybrid bonding(混合键合)制程,这意味联电全面跨足先进封装市场。

业界分析,高通为了拓展AI PC、车用及伺服器等市场,将采用联电的先进封装晶圆堆叠技术,并将结合PoP封装,取代过去传统由锡球焊接的封装模式,让芯片与芯片之间的讯号传输距离更近,达到无须再透过提升晶圆制程,就可提高芯片计算效能的目的。

法人指出,先进封装最关键的制程就是需要曝光机台制造的中介层,加上需要超高精密程度的矽穿孔,让2.5D或3D先进封装堆叠的芯片讯号可相互联系,联电则具备生产中介层的机台设备之外,且早在十年前就已将TSV制程应用超微GPU芯片订单上,等于联电完全具备先进封装制程量产技术的先决条件,成为获得高通青睐的主要原因。

业界认为,高通以联电先进封装制程打造的新款高速计算芯片,有望在2025下半年开始试产,并在2026年进入放量出货阶段。

半导体精品公众号推荐

专注半导体领域更多原创内容

关注全球半导体产业动向与趋势

*免责声明:本文由作者原创。文章内容系作者个人观点,半导体行业观察转载仅为了传达一种不同的观点,不代表半导体行业观察对该观点赞同或支持,如果有任何异议,欢迎联系半导体行业观察。

今天是《半导体行业观察》为您分享的第3979期内容,欢迎关注。

『半导体第一垂直媒体』

实时 专业 原创 深度

公众号ID:icbank

喜欢我们的内容就点“在看”分享给小伙伴哦